產(chǎn)品分類
Products砝碼生產(chǎn)機械原理圖
罔3 6為*階∑△ADC原理圖。虛線框內(nèi)是∑△調(diào)制器。∑△調(diào)制器中的積分器數(shù)量定義為該∑△調(diào)制器的階數(shù)。對于*或更*頻率模擬信號,并考慮到電路的非理想性,*采用2階、3階、4階甚至更*階的調(diào)制器,以進*步降低量化折疊噪聲。調(diào)制器以kf,采樣速率將輸入信號轉(zhuǎn)換為1和O構(gòu)成的連續(xù)串行位流。l為DAC由串行輸出數(shù)據(jù)流驅(qū)動,1位I)DAC的輸出以負反饋形式與輸入信號求和。根據(jù)反饋控制理論可知,如果反饋環(huán)路的增益足夠大.DAC輸出的平均值(串行位流)接近輸入信號的平均值。
砝碼生產(chǎn)機械原理圖